【环球聚看点】XC6SLX9-2TQG144C现场可编程门阵列原装数据表及示例图

2022-07-15 17:48:34

XC6SLX9-2TQG144C提供了一种新的、更高效的双寄存器6输入查找表(LUT)逻辑和丰富的内置系统级块选择,包括第二代18 Kb(2 x 9 Kb)块RAM

DSP48A1切片,SDRAM内存控制器,增强的混合模式时钟管理块,选择™ 技术、功率优化的高速串行收发器块、高级系统级电源管理模式、自动检测配置选项,以及通过AES和设备DNA保护增强的IP安全性。

据了解,XC6SLX9-2TQG144C器件以前所未有的易用性为定制ASIC产品提供了一种低成本的可编程替代方案,从而为大容量逻辑设计、面向消费者的DSP设计和成本敏感的嵌入式应用程序。


(资料图片仅供参考)

主要规格参数:

主要功能特点:

•45纳米工艺优化成本和低功耗

•零功率休眠断电模式

•暂停模式保持状态和配置

•多针唤醒,控制增强

•低功率1.0V核心电压(仅LX FPGA,-1L)

•高性能1.2V核心电压(LX和LXTFPGA,-2,-3和-3N速度等级)

•多电压、多标准选择™ 接口银行

•每个差分输入/输出的数据传输速率高达1080 Mb/s

•可选输出驱动,每个引脚高达24 mA

•3.3V至1.2V输入/输出标准和协议

•低成本HSTL和SSTL内存接口

•热插拔合规性

•可调输入/输出转换速率,以提高信号完整性

•LXT FPGA中的高速GTP串行收发器

•高达3.2 Gb/s

•高速接口包括:串行ATA、Aurora、,

1G以太网、PCI Express、OBSAI、CPRI、EPON、,

GPON、DisplayPort和XAUI

•PCI Express设计的集成端点块(LXT)

•低成本PCI®技术支持,与

33 MHz、32位和64位规格。

•高效的DSP48A1切片

•高性能算法和信号处理

•用于辅助滤波器应用的预加法器

•集成内存控制器块

•DDR、DDR2、DDR3和LPDDR支持

•数据速率高达800 Mb/s(12.8 Gb/s峰值带宽)

•具有独立FIFO的多端口总线结构,以减少

•具有双触发器的LUT,用于以管道为中心的应用

•具有广泛粒度的块RAM

•具有字节写入启用功能的快速块RAM

•18 Kb块,可选择编程为两个独立9 Kb块RAM

•时钟管理磁贴(CMT)用于增强性能

•低噪音、灵活的时钟

•数字时钟管理器(DCM)消除了时钟偏差和占空比失真

示例图:

XC6SLX9-2TQG144C连接到输入/输出接口的可用逻辑资源,所有输入和输出都可以配置为组合或注册。所有输入和输出都支持双数据速率(DDR)。任何输入或输出均可单独延迟多达256个增量(除-1L速度等级外)。这是作为IODELAY2实现的。相同的延迟值可用于数据输入或输出。对于双向数据线,从输入到输出的传输延迟是自动的。

最后,如果需要采购XC6SLX9-2TQG144C器件,或者想了解更多该器件的参数信息,都可以联系我们。返回搜狐,查看更多

责任编辑:

标签: 嵌入式应用